技術速報〜米MIT,内蔵キャッシュの消費電力を最大40%低減する構造を提案 1バイト分のデータがすべて“0”であることを示すフラグを利用
日経エレクトロニクス 第785号 2000.12.18
掲載誌 | 日経エレクトロニクス 第785号(2000.12.18) |
---|---|
ページ数 | 1ページ (全660字) |
形式 | PDFファイル形式 (29kb) |
雑誌掲載位置 | 28ページ目 |
米Massachusetts Institute of Technologyは,マイクロプロセサに内蔵するキャッシュの消費電力を最大40%低減する回路構造を提案した(Villa,L.ほか,“Dynamic Zero Compression for Cache Energy Reduction”,Proceedings of the 33rd Annual International Sympos…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全660字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。