![](/QNBP_NE/image/kiji/260/QNBP26047.jpg)
新製品ニュース〜電源電圧が+3.3Vで ピン間遅延時間が4nsと高速のCPLD
日経エレクトロニクス 第737号 1999.2.22
掲載誌 | 日経エレクトロニクス 第737号(1999.2.22) |
---|---|
ページ数 | 1ページ (全599字) |
形式 | PDFファイル形式 (121kb) |
雑誌掲載位置 | 64ページ目 |
米Lattice Semiconductor Corp.は,電源電圧が+3.3Vでピン間遅延時間が4nsと短いCPLD(complex programmable logic device)「ispLSI 2032VE」を発売した。最大動作周波数は200MHzである。マクロ・セル数は32。ゲート数は1000。入出力ピンの数は35である。 パッケージは,44ピンPLCC,44ピンTQFP,端子数49…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全599字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。