
WEB Access Ranking[EDA]〜「ソフト・エラー対策は十分ですか」 一気通貫の対策を米iRoCが披露
日経マイクロデバイス 第238号 2005.4.1
掲載誌 | 日経マイクロデバイス 第238号(2005.4.1) |
---|---|
ページ数 | 1ページ (全361字) |
形式 | PDFファイル形式 (50kb) |
雑誌掲載位置 | 111ページ目 |
米iRoC Technologies Corp.は,α線や中性子線などで発生する故障であるソフト・エラーの対策を売る企業である。同社President & CEO Eric Dupont氏は,ソフト・エラーを,速度(遅延時間),チップ面積,消費電力,歩留まりに次ぐ,LSI設計の五番目の課題だとする。90nm以降のチップ設計では,ソフト・エラー対策なしではすまないとし,同氏が率いるiRoCは,ソフ…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全361字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。
- WEB Access Ranking[EDA]〜「ARM11の開発コストはARM7の8倍」 「Verify2005」でアームが講演
- WEB Access Ranking[EDA]〜アイピーフレックスが 統合開発環境を大幅更改
- WEB Access Ranking[EDA]〜SystemVerilog周りで CadenceとSynopsysらが火花を散らす
- WEB Access Ranking[EDA]〜Xilinxが10万システム・ゲートで 単価2米ドルと格安のFPGAを発表
- WEB Access Ranking[EDA]〜液晶テレビ用ドライバLSIの開発期間を半減 沖電気が米SynopsysのSPICEモデルを活用