
Tech−On!Ranking[EDA]〜あなたのチップの「避雷針」は大丈夫ですか ESD保護回路の設計期間を従来の1/3に 沖電気が手法を開発
日経マイクロデバイス 第244号 2005.10.1
掲載誌 | 日経マイクロデバイス 第244号(2005.10.1) |
---|---|
ページ数 | 1ページ (全350字) |
形式 | PDFファイル形式 (257kb) |
雑誌掲載位置 | 98ページ目 |
沖電気工業は,ICのESD(静電気放電:electrostatic discharge)保護回路の設計期間を従来の1/3に短縮する手法を開発した。ESD保護回路は,チップの非動作時に静電気放電などによって外部端子から大電流が流れ込んだ時,チップ内部の回路を保護する。チップ上の避雷針ともいえる。同社は今回,プロセス・シミュレータ,デバイス・シミュレータ,回路シミュレータの3種類のシミュレータを使い…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全350字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。
- Tech−On!Ranking[MEMS]〜携帯電話機1台当たり MEMSデバイスは何ドルになるか
- Tech−On!Ranking[EDA]〜松下の「UniPhier」浸透法は あたかも「住みながら改築」 最初のチップは携帯型VTR向けか
- Tech−On!Ranking[EDA]〜富士通テンのハイブリッド車用 ECU開発向けシミュレータ FPGAとC言語設計EDAで高速化
- Tech−On!Ranking[EDA]〜松下のデジタル・テレビ用画像処理プロセサ 「PEAKS」がDVDレコーダでも増殖中
- Tech−On!Ranking[EDA]〜米LatticeがCEOを更迭 富士通への製造委託の効果を待てず