Tech−On!Ranking[EDA]〜キヤノンがCadenceの論理合成を導入 富士通とNECエレ,東芝がサポートを発表
日経マイクロデバイス 第243号 2005.9.1
掲載誌 | 日経マイクロデバイス 第243号(2005.9.1) |
---|---|
ページ数 | 1ページ (全219字) |
形式 | PDFファイル形式 (247kb) |
雑誌掲載位置 | 85ページ目 |
米Cadence Design Systems, Inc.は,同社の論理合成ツール「Encounter RTL Compiler synthesis」がキヤノンに採用されたと発表した。Cadenceによれば,過去1年間にRTL Compilerを新規採用した企業は,世界で80社以上にもなるという。同社は,「最近設計したASICでRTLCompilerを評価したところ,一貫してその強みを示した」と…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全219字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。
- Tech−On!Ranking[EDA]〜カルソニックカンセイ,慶應大学,英Celoxica ナンバー・プレート認識回路を自動合成
- Tech−On!Ranking[EDA]〜「柔らかさが本当に必要なのは開発スタイル」 STがカスタマイズ可能なASSPを発表
- Watcher[International] ウオッチャ〜2005年6月の世界半導体売上高 3カ月連続,前月比で微減 上半期は前年同期比6.5%増
- Watcher[International] ウオッチャ〜2005年第1四半期のEDA売上高 対前年同期比で横バイ アジアが伸び,北米が低迷
- MEMS Global View ウオッチャ〜Siマイクが2008年2億個に