
WEB Access Ranking[EDA]〜クロック系の最適化で 消費電力の大幅削減狙う
日経マイクロデバイス 第241号 2005.7.1
掲載誌 | 日経マイクロデバイス 第241号(2005.7.1) |
---|---|
ページ数 | 1ページ (全207字) |
形式 | PDFファイル形式 (207kb) |
雑誌掲載位置 | 123ページ目 |
米Azuro, Inc.は,クロック系の最適設計によって,デジタルLSIの動作時消費電力の大幅削減を狙うEDAツール「PowerCentric」を発表した。クロック・ゲーティングをうまく使って,チップの性能を落とさずに動作時消費電力の削減を図るという。既に米Broadcom Corp.がモバイル機器向けマルチメディア処理LSI「BCM2702」の開発で同ツールを利用,成果を挙げたとする。 (5月…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全207字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。
- WEB Access Ranking[EDA]〜EDA/IP大手決算 CadenceとARMが伸び,Synopsysは苦戦
- WEB Access Ranking[EDA]〜Samsung,3000万米ドルのコスト削減に寄与 LSIの設計診断ソフトを開発
- WEB Access Ranking[EDA]〜和製トランジスタ・モデル 「HiSIM」を推す理由
- WEB Access Ranking[EDA]〜「顧客との関係を変える」 Cadence社長が語る
- Watcher[International]〜世界半導体市場のWSTS予測 2005年は6.3%増に上方修正も 4月は前月比1.2%減の意外な結果