New Products〜ASIC 納期が1カ月〜1.5カ月と短い 90nmルールで最大動作周波数は500MHz
日経エレクトロニクス 第851号 2003.7.7
掲載誌 | 日経エレクトロニクス 第851号(2003.7.7) |
---|---|
ページ数 | 1ページ (全835字) |
形式 | PDFファイル形式 (85kb) |
雑誌掲載位置 | 51ページ目 |
NECエレクトロニクスは,納期が1カ月〜1.5カ月と短いASIC「ISSP2ファミリ」を発売する。開発の期間が短く開発コストが低いFPGAと,高速動作可能なセルベースLSIのいいとこ取りを狙ったもの。90nmルールを採用することで,150nmルールを用いた従来品の「ISSP1」に比べて最大動作周波数を約2倍の500MHzに,顧客が使用可能なゲート数を約3倍の400万ゲートに高めた。ISSP2では…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全835字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。