新製品ニュース〜システムLSIの設計期間短縮に有効な ラピッド・プロトタイピング装置
日経エレクトロニクス 第786号 2001.1.1
掲載誌 | 日経エレクトロニクス 第786号(2001.1.1) |
---|---|
ページ数 | 1ページ (全576字) |
形式 | PDFファイル形式 (197kb) |
雑誌掲載位置 | 56ページ目 |
NECエレクトロンデバイスは,システムLSI開発に向け自社開発したラピッド・プロトタイピング装置「COREBEST」を外販する。検証対象のIPコアや設計中の論理をFPGAに展開し,装置全体でシステムLSIを模擬する。RTL(register transfer level)の仕様が固まった段階でシステム検証に入れるため,ソフトウエア設計者のデバグを早期に始められる。セットアップを除いた検証速度は,…
記事の購入(ダウンロード)
購入には会員登録が必要です 会員登録はこちら
価格 330円(税込)
他のIDで購入する
G-Search ミッケ!は雑誌を記事ごとに販売するサービスです。
この記事は「1ページ(全576字)」です。ご購入の前に記事の内容と文字数をお確かめください。
(注)特集のトビラ、タイトルページなど、図案が中心のページもございます。